英语原文共 27 页
应用说明
STM32F030xx硬件开发入门
导论
本应用笔记适用于需要开发板功能的硬件实现概述的系统设计人员,例如电源,时钟管理,复位控制,引导模式设置和调试管理。 它显示了如何使用STM32F030xx系列产品,并描述了开发应用程序所需的最低硬件资源。
本文档包括详细的参考设计原理图以及主要组件,接口和模式的描述。
表1.适用的产品
类型 |
零件号 |
微控制器 |
STM32F030F4, STM32F030C6, STM32F030K6, STM32F030C8, STM32F030R8. |
注意:在本文档中,STM32F030xx器件使用的符号是STM32F030。 引脚数和内存大小不会影响此硬件描述。
目录
- STM32F030系列的电源和复位源 6
- 时钟 12
- Boot配置 17
- Debug管理 18
- 建议 20
- 参考设计 22
- 从STM32F1系列到STM32F030器件的硬件变迁 25
- 修订历史 26
表格列表
表 6. STM32F1和STM32F030系列引脚分配差异 25
图片列表
STM32F030系列的电源和复位源
/HYHO VKLIWHU
电力供应计方案
STM32F030系列具有不同的产品和各种供电方案。 它包括一个内部稳压器,以便为内核为数字逻辑提供1.8 V内部电源。
有各种电源方案:
-
-
- 2.4 V至3.6 V的VDD:I / O和1.8 V内部域的外部电源。 通过VDD引脚从外部提供。.
- VDDA从VDD到3.6 V:ADC,复位模块,HSI,HSI14,LSI和PLL的外部模拟电源
-
VDDA电压电平必须始终大于或等于VDD电压电平并且必须被提前供电
图1.供电方案
D^ǀϯϮϱϭϲsϮ
966$
$#39;amp;
95()
95()-
10 Q)
1 )
9#39;#39;$
9#39;#39;$
1 [ 966
,2
ORJLF
,1
*3,2V
1 [ 100 Q)
1 [ 4.7 )
9#39;#39;,21
287
5HJXODWRU
1 [ 9#39;#39;
9amp;25(
9#39;#39;
3RZHU VZLWFK
/6(, 57amp;,
:DNH-XS ORJLF
$QDORJ: (5amp;V, 3//, laquo;)
.HUQHO ORJLF (amp;38, #39;LJLWDO amp; 0HPRULHV)
独立的模拟转换器电源
为了提高转换精度并扩展电源灵活性,模拟域具有独立的电源,可以单独过滤并屏蔽PCB上的噪声
-
-
-
- ADC电源输入可在单独的VDDA引脚上使用.
- 引脚VSSA上提供隔离电源接地连接.
-
-
VDDA电源可以等于或高于VDD。 这样可以使VDD保持低电平,同时仍然为模拟模块提供全部性能.
使用单电源时,VDDA必须外部连接到VDD。 建议使用外部滤波电路,以确保无噪声VDDA
当VDDA与VDD不同时,VDDA必须始终高于或等于VDD。 为了在上电/断电期间保持VDDA和VDD之间的安全电位差,可以在VDD和VDDA之间使用外部肖特基二极管。 请参阅数据表以获取最大允许差异.
图2.肖特基二极管连接
063027291
6FKRWWN\ GLRGH
9#39;#39;$
9#39;#39;$
9#39;#39;
9#39;#39;
电压调节器
复位后,电压调节器始终处于使能状态. 它在两种不同的模式下工作:
-
-
-
- Main(MR)用于正常操作模式(运行)
- 低功率(LPR)可用于停电模式,此时电力需求减少.
-
-
在待机模式下,稳压器处于关断模式。在此模式下,稳压器输出处于高阻态,内核电路断电,从而导致零消耗以及寄存器和SRAM内容的丢失。但是,如果配置,则可以使用以下功能:
-
-
-
- 独立监视程序(IWDG):通过写入其密钥寄存器或硬件选项来启动IWDG。一旦启动,除非重置,否则无法停止.
- 实时时钟(RTC):由RTC域控制寄存器(RCC_BDCR)中的RTCEN位配置.
- 内部低速振荡器(LSI):由控制/状态寄存器(RCC_CSR)中的LSION位配置.
- 外部32.768 kHz振荡器(LSE):由RTC域控制寄存器(RCC_BDCR)中的LSEON位配置.
-
-
重置和供电主管
上电复位(POR)/掉电复位(PDR)
该器件具有集成的上电复位(POR)和掉电复位(PDR)电路,这些电路始终处于活动状态,可确保在2.4 V的阈值以上正常工作.
当监控电源电压低于指定阈值VPOR / PDR时,器件保持复位模式,无需外部复位电路.
以上是毕业论文外文翻译,课题毕业论文、任务书、文献综述、开题报告、程序设计、图纸设计等资料可联系客服协助查找。